分享
定制
工作經(jīng)歷(案例一)
工作時間:2013-03到2013-11
公司名稱:錘子簡歷招聘咨詢有限公司 | 所在部門: | 所在崗位:集成電路IC設(shè)計/應(yīng)用工程師
工作描述:
1.任海思NP平臺開發(fā)及應(yīng)用部門任助理工程師一職;
2.實習期間完成虛擬項目DT003數(shù)字通訊芯片從RTL構(gòu)建、verilog編程實現(xiàn),到驗證的一系列流程,并成功通過驗收;
3.轉(zhuǎn)正成績優(yōu)秀,完成IEEE802.3以太網(wǎng)協(xié)議的學習和答辯;
4.協(xié)助支撐HiMAC V200中NGSF-PCS模塊的驗證工作,并在預期時間內(nèi)提前交付。
工作經(jīng)歷(案例二)
工作時間:2009-07到至今
公司名稱:錘子簡歷信息互動有限公司 | 所在部門:軍品事業(yè)部 | 所在崗位:集成電路IC設(shè)計
工作描述:
在該單位主要從事集成電路的后端設(shè)計工作,包括基于PDK的全定制版圖設(shè)計、基于標準單元庫及IP單元的布局布線設(shè)計、Star-RCXT寄生參數(shù)抽取、基于Primetime工具的靜態(tài)時序分析、ESD保護設(shè)計、全芯片物理驗證、數(shù)據(jù)出帶。此外,也參與一部分數(shù)字電路NC-Verilog仿真驗證、IO單元電參數(shù)設(shè)計驗證。
在職期間發(fā)表論文兩篇,分別如下:
《CMOS集成電路ESD保護技術(shù)研究》---《微處理機》第179期,2016.10,第一作者
介紹了ESD保護原理、測試方法及典型的ESD保護電路,對ESD保護管做輸出驅(qū)動級做了探索,在保證輸出級ESD保護能力的同時,提高了輸出端口的帶負載能力。結(jié)合具體版圖設(shè)計實踐,總結(jié)了ESD保護結(jié)構(gòu)版圖設(shè)計的通用原則。流片后的ESD實驗表明,本文設(shè)計的ESD保護結(jié)構(gòu)可以承受2000V HBM ESD攻擊。
《基于嵌入式微處理器IP核的SOC物理設(shè)計》---《微處理機》第181期,2017.2,獨著
介紹了嵌入式微處理器IP硬核及SoC的物理設(shè)計方法和流程。針對SoC的復雜系統(tǒng)結(jié)構(gòu)與有限物理實現(xiàn)面積之間的矛盾,通過采用改變Cache存儲器類型、減少IP核引腳數(shù)量、IP核雙邊擺放引腳、區(qū)分高低頻時鐘、優(yōu)化電源網(wǎng)路以及SoC頂層采用四層引出Pad等措施,對減小物理實現(xiàn)面積,優(yōu)化時序特性的方法進行了一些探索。
工作經(jīng)歷(案例三)
工作時間:1993-09到1997-11
公司名稱:錘子簡歷網(wǎng)絡(luò)科技有限公司 | 所在部門:亞太研發(fā)中心 | 所在崗位:集成電路IC設(shè)計/應(yīng)用工程師
工作描述:
芯片設(shè)計(Chip design):Audio Power IC; Color TV IC; DVD CODEC IC,HDD IC,AC-DC converter IC(音頻放大芯片、彩色電視機解碼芯片、DVD編解碼芯片、硬盤驅(qū)動器芯片、AC-DC轉(zhuǎn)換器IC)
芯片應(yīng)用(Chip application):Color TV PCBA; DVD CODEC PCBA
工作經(jīng)歷(案例四)
工作時間:2012-04到至今
公司名稱:錘子簡歷信息技術(shù)有限公司 | 所在部門: | 所在崗位:模擬電路設(shè)計/應(yīng)用工程師
工作描述:
從事OTDR(光時域反射儀)的研發(fā),采用全差分放大器,14位全差分ADC和鎖相環(huán)架構(gòu),前端采用對數(shù)放大器,采用逐級放大逐級濾波的方式,對高帶寬、微弱的光纖反射信號采集,通過累加去白噪聲實現(xiàn)了高動態(tài)范圍,高距離分辨率的性能,市場上的到了用戶的廣泛認可,產(chǎn)品還通過了型式試驗。
本人在校期間系統(tǒng)地學習了衛(wèi)星通信、擴頻通信、移動通信等通信課程,掌握其原理,了解其規(guī)范。對GSM移動通信基站設(shè)計及蜂窩式結(jié)構(gòu)有原理性認識,熟悉移動通信和數(shù)據(jù)通信的工作原理。
掌握模擬電路設(shè)計,使用運放搭建放大器,各種濾波器以及低噪設(shè)計和抗擾設(shè)計,ADS仿真,精通采樣理論,設(shè)計過采樣前端的信號調(diào)理電路。精通pipeline型、SAR等ADC、放大器各種AC和DC參數(shù)指標,理解Hspice、spice模型,器件選型,穩(wěn)定裕量及補償,SNR、SFDR計算及控制。具有大帶寬、微弱信號、大動態(tài)范圍設(shè)計能力,能使用mulitisim和TINA對模擬電路進行DC、瞬態(tài)、頻域、噪聲、失真分析。能使用頻譜儀、示波器對噪聲頻譜密度和峰峰值做精確測量。對本板數(shù)字噪聲、模擬電路器件內(nèi)部噪聲、外部干擾噪聲的抑制有相應(yīng)的手段。理解鎖相環(huán)內(nèi)部結(jié)構(gòu),掌握影響鎖相環(huán)輸出時鐘jitter的關(guān)鍵因素,會用仿真軟件設(shè)計環(huán)路濾波器。對采樣結(jié)果做SNR和SFDR分析。理解1db壓縮點,三階交調(diào)失真,駐波比,插入損耗,噪聲系數(shù)等射頻概念。
熟練掌握CCS等DSP開發(fā)系統(tǒng),熟悉TMS320 C6X,TMS320C3X,TMSF28X的結(jié)構(gòu),用C語言實現(xiàn)對其編程,可以利用DSPs中的循環(huán)尋址方式進行算法設(shè)計,可以使輸入及輸出的數(shù)據(jù)流利用DMA實現(xiàn)乒乓存儲及發(fā)送;可以利用編譯器及手工優(yōu)化算法,實現(xiàn)軟件流水線;會寫硬件的測試程序及初始化程序;做過USB,以太網(wǎng),RS485,RS232,RS422,DP總線接口EMC設(shè)計,了解PCI、PCI-E,Rapid IO體系結(jié)構(gòu),了解DDR2布線規(guī)則。熟悉Altera FPGA和CPLD的結(jié)構(gòu)、原理以及開發(fā)應(yīng)用,會使用熟練使用Verilog語言實現(xiàn)邏輯譯碼及時序電路,會計算芯片接口的tmagin,熟練使用PADS、Cadence,Hyperlynx, Quartus ,ISE,Modelsim ,MATLAB等軟件。了解在產(chǎn)品設(shè)計過程中的元器件降額準則,可靠性設(shè)計和MTBF的計算,做過FMEA分析與測試,精通EMC設(shè)計,了解設(shè)備的EMC整體架構(gòu),精通EMC器件性能及用法,精通EMC測試標準,參加過EMC測試和環(huán)境試驗。參加過電磁兼容的測試與設(shè)計,會使用濾波,屏蔽,隔離,接地等手段實現(xiàn)EMC設(shè)計,對EN/IEC61000(GB/T 17626)中的電磁兼容測試有相應(yīng)的問題定位測試和解決方案。
熟悉數(shù)字信號處理的理論,會用MATLAB和C語言實現(xiàn)FIR 濾波器,IIR濾波器,做抽值,插值等運算。精通電源完整性,信號完整性設(shè)計。熟悉SI/PI仿真,精通PDN分析與設(shè)計及噪聲耦合管理與抑制,精通高速布線理論,了解傳輸線特性阻抗,了解源端端接,末端端接原理,了解阻性,容性,感性突變對信號傳輸?shù)挠绊?,計算阻抗匹配,計算分析時序匹配,設(shè)計過阻抗控制板,單端50歐姆、差分100歐姆阻抗。理解IBIS模型參數(shù),會使用HyperLynx做線仿真和板仿真以及PCB的電磁兼容設(shè)計。熟練使用示波器,信號源,網(wǎng)絡(luò)分析儀,頻譜儀。
具有項目管理經(jīng)驗。在通信時間同步系統(tǒng)的設(shè)計項目中負責整個項目的的規(guī)劃,任務(wù)劃分,主持過DSPs系統(tǒng)的規(guī)格設(shè)計,可以進行DSPs系統(tǒng)的流控機制及架構(gòu)設(shè)計。
【使用錘子簡歷小程序制作簡歷】
零經(jīng)驗實習簡歷模板
21254人用過
學生求職簡歷模板
52754人用過
申請研究生簡歷模板
2324人用過
經(jīng)典工作簡歷模板
6254人用過
投行咨詢簡歷模板
12465人用過
產(chǎn)品經(jīng)理簡歷模板
7532人用過
程序員簡歷模板
7457人用過
留學英文簡歷模板
4554人用過