分享
定制
基本信息
姓名:錘子簡歷
年齡:24歲
電話:155****8047
郵箱:641218****@qq.com
經(jīng)驗(yàn):2年
意向:fpga工程師
教育背景
時間:2013-09 - 2017-06
學(xué)校:錘子簡歷科技學(xué)院 | 專業(yè):電子科學(xué)與技術(shù) | 學(xué)歷:本科
工作經(jīng)歷
工作時間:2016-08 - 2017-02
公司名稱:錘子簡歷信息科技有限公司 | 所在部門: | 所在崗位:硬件工程師
工作描述:
工作職責(zé)
1. 參與項(xiàng)目的客戶技術(shù)溝通,可行性分析;負(fù)責(zé)產(chǎn)品硬件開發(fā)方案的制定與修改,評估產(chǎn)品硬件開發(fā)的技術(shù)風(fēng)險
2. 負(fù)責(zé)重要項(xiàng)目硬件設(shè)計,包括總體方案、詳細(xì)設(shè)計方案、原理圖設(shè)計、樣機(jī)調(diào)試,負(fù)責(zé)項(xiàng)目中 FPGA 方案設(shè)計、代碼編寫、調(diào)試、維護(hù)
3. 負(fù)責(zé)分析解決項(xiàng)目中與硬件相關(guān)的技術(shù)問題,按時完成項(xiàng)目開發(fā)設(shè)計,保證項(xiàng)目質(zhì)量
4. 負(fù)責(zé)及時、準(zhǔn)確完成本部門產(chǎn)品的技術(shù)文件編制及歸檔
主要業(yè)績:
1、 大數(shù)據(jù)量數(shù)據(jù)記錄儀設(shè)計。
數(shù)據(jù)記錄儀采用FPGA、DSP、SSD、光纖接口、網(wǎng)口組成。通過對FPGA、DSP內(nèi)部程序的發(fā)開,可對光口發(fā)來的數(shù)據(jù)進(jìn)行處理及存儲和發(fā)出。此數(shù)據(jù)記錄儀可存儲16TB的數(shù)據(jù)、寫入帶寬可達(dá)2.4GB/s、讀出帶寬可達(dá)1.5GB/s。通過OrCAD設(shè)計了硬件原理圖,并完成了一系列設(shè)計文檔的撰寫;與PCB Layout工程師溝通并指導(dǎo)布線。
2、時鐘發(fā)生器設(shè)計
時鐘發(fā)生器板卡采用STM32 ARM和時鐘發(fā)生器芯片組成,可產(chǎn)生兩路相位、頻率可控,頻率高達(dá)1.6GHz的時鐘。板卡通過USB接口進(jìn)行控制。通過通過OrCAD設(shè)計了硬件原理圖,Allegro設(shè)計了PCB,并完成ARM上程序的開發(fā),最終完成整板功能的實(shí)現(xiàn)。
工作時間:2007-08 - 2016-07
公司名稱:錘子簡歷招聘咨詢有限公司 | 所在部門: | 所在崗位:硬件工程師
工作描述:
工作職責(zé):
1、自動測試系統(tǒng)(ATE)模擬模塊的開發(fā)、控制軟件設(shè)計。
2、FPGA測試系統(tǒng)的開發(fā)。
3、各種數(shù)字芯片測試系統(tǒng)的開發(fā)。
主要業(yè)績:
1、 芯片自動測試系統(tǒng)(ATE)模擬模塊的開發(fā)、控制軟件設(shè)計。
(1) 芯片自動測試系統(tǒng)(ATE)大范圍、高精度模擬模塊(PMU、DPS)的設(shè)計開發(fā)。通過AD設(shè)計了模塊的原理圖和PCB。通過編寫模塊控制軟件和萬用表控制軟件,對模塊的輸出進(jìn)行采集,通過計算和曲線擬合,得到模塊最佳的校準(zhǔn)曲線,將曲線多項(xiàng)式加到模塊的輸出控制上進(jìn)行調(diào)整,提高模塊的輸出準(zhǔn)確度和精度。
(2) 用VC++實(shí)現(xiàn)整臺ATE控制軟件的設(shè)計,軟件與底層控制驅(qū)動鏈接可控制ATE上的所有資源,按照所涉及的patten對芯片進(jìn)行測試。根據(jù)開發(fā)的內(nèi)容撰寫了一篇專利,《高精度數(shù)控電源的設(shè)計與實(shí)現(xiàn)》。
2、 FPGA測試系統(tǒng)的開發(fā)。
(1) FPGA板級測試系統(tǒng)的開發(fā)。設(shè)計了4款FPGA芯片的板級測試系統(tǒng),通過測試板和外圍儀器,可對FPGA芯片的各種靜態(tài)動態(tài)參數(shù)和功能進(jìn)行測試;
(2) 4款FPGA單粒子測試系統(tǒng)。系統(tǒng)的主要架構(gòu)是用商用的FPGA接收外部的指令為待測FPGA產(chǎn)生激勵并對待測FPGA的響應(yīng)進(jìn)行采集并上傳,從而實(shí)現(xiàn)在線對FPGA芯片在粒子輻射環(huán)境下功能的正確性、粒子造成FPGA內(nèi)部配置位、數(shù)據(jù)寄存器翻轉(zhuǎn)的情況的檢測。本系統(tǒng)在硬件上,用AD設(shè)計了測試系統(tǒng)的原理圖及PCB;用LabVIEW設(shè)計了檢測系統(tǒng)的控制軟件。
(3) FPGA輻照總劑量測試系統(tǒng)的開發(fā)。此輻照系統(tǒng)的硬件分為輻照板和參數(shù)測試版。用AD設(shè)計了輻照試驗(yàn)的輻照板及參數(shù)測試板;用LabVIEW設(shè)計了參數(shù)檢測軟件,通過參數(shù)測試板,可以檢測經(jīng)過輻射過的芯片功能和電參數(shù)。
3、FPGA下載器的開發(fā)。開發(fā)了一款針對自研FPGA的USB下載器,通過此下載器,可以對自研FPGA進(jìn)行配置碼的下載,回讀以及嵌入式邏輯分析儀的操作。
4、FPGA演示板的開發(fā)。針對自研FPGA設(shè)計了演示板,板上的資源有音頻輸入輸出接口、視頻輸入輸出接口、網(wǎng)口、UART、SDRAM、NOR FLASH、開關(guān)、按鍵等。
5、 各種數(shù)字芯片測試系統(tǒng)的開發(fā)。
(1) LVDS芯片測試系統(tǒng),用AD和HyperLynx設(shè)計并仿真了測試板,用VC++設(shè)計了控制軟件,通過GPIB對電源、源表、萬用表、熱流罩進(jìn)行控制,從而實(shí)現(xiàn)對LVDS芯片的功能和電參數(shù)進(jìn)行自動測試。
(2) 寄存器芯片測試系統(tǒng),用AD設(shè)計了測試系統(tǒng)的原理圖及PCB;通過LabView進(jìn)行軟件設(shè)計,通過此系統(tǒng)可對寄存器芯片進(jìn)行功能測試及IO的電參數(shù)測試。
(3) 傳輸線觸波產(chǎn)生器(TLPG),測量了待測芯片的ESD特性
項(xiàng)目經(jīng)歷
項(xiàng)目時間:2014-04 - 2016-07
項(xiàng)目名稱:窄帶抗干擾接收機(jī)
項(xiàng)目描述:
項(xiàng)目介紹
窄帶抗干擾接收的主要功能是,實(shí)現(xiàn)抗窄帶干擾,干擾帶寬為前端有效帶寬的1/10,并能在干擾存在的情況下,實(shí)現(xiàn)定位導(dǎo)航的功能。
我的職責(zé)
1、基于matlab的窄帶抗干擾算法仿真建模;
2、基于FPGA的窄帶抗干擾RTL代碼實(shí)現(xiàn)以及相應(yīng)調(diào)試工作;
項(xiàng)目時間:2016-03 - 2016-07
項(xiàng)目名稱:便攜站信道盒
項(xiàng)目描述:
項(xiàng)目介紹
該主要完成接收4路S頻段信號,經(jīng)選頻、放大、變頻后輸出至中頻。同時一路中頻信號,上變頻到L波段,放大輸出,軟件功能主要完成網(wǎng)絡(luò)口和串口對5路頻綜及衰減控制。
我的職責(zé)
1、完成項(xiàng)目中單片機(jī)程序編寫調(diào)試。
2、完成項(xiàng)目中上位機(jī)控制臺程序編寫調(diào)試。
個人評價
熟練掌握Word、Excel、PowerPoint、Visio等辦公軟件
熟練使用QuartusII、ISE、Libero等FPGA開發(fā)軟件
熟練使用Matlab、Modelsim仿真軟件
熟練使用Eclipse、Keil編程軟件
熟練使用VHDL和Verilog兩種硬件描述語言
熟練使用C/C++/C#軟件編程語言
個人技能
Verilog、VHDL
C語言
【使用錘子簡歷小程序制作簡歷】
零經(jīng)驗(yàn)實(shí)習(xí)簡歷模板
21254人用過
學(xué)生求職簡歷模板
52754人用過
申請研究生簡歷模板
2324人用過
經(jīng)典工作簡歷模板
6254人用過
投行咨詢簡歷模板
12465人用過
產(chǎn)品經(jīng)理簡歷模板
7532人用過
程序員簡歷模板
7457人用過
留學(xué)英文簡歷模板
4554人用過